2026年3月12日 —— 近年來,芯片設計復雜度和成本呈指數級增長,SoC芯片設計涉及數十款EDA工具和數百個工程步驟,而芯片指標不斷要提高,上市周期逐步壓縮。在此背景下,傳統依賴手動調優與工具驅動的設計模式正逐漸接近效率瓶頸。
近日,專注于數字電路設計與優化的EDA企業日觀芯設正式發布其AI驅動芯片設計系統 RigorAI。該系統通過融合大模型技術、智能體系統與自動化工作流,構建新一代AI驅動的芯片設計平臺,顯著提升設計效率與工程生產力。
三年布局,為彎道超車打下基礎
新年伊始,AI自動化芯片設計的概念在全球受到高度關注,美國Ricursive公司剛成立兩個月就獲得40億美元估值,顯示出行業對這一方向的巨大期待。
然而早在三年前,日觀芯設已開始圍繞芯片工作流程自動化、芯片數據分析、提取與管理進行布局,并陸續推出 RigorFlow工作流管理、Rigor系列簽核分析工具等產品。這些產品為AI能力的引入奠定基礎。相關產品早已在多家企業落地應用,并獲得客戶積極反饋。
日觀芯設CEO林逸舟博士表示:“日觀前期開發的流程工具和數據系統,是為AI能力準備數據燃料。我們起初是為深度學習類AI準備的,隨著近兩年LLM技術的突飛猛進,我們的產品路線與AI技術演進高度契合。這里有前瞻的規劃,也有幸運的成分。在多年打造的產品基礎上,RigorAI系統的目標是讓AI成為芯片企業的‘超級助手’,為設計流程的各環節提供決策支持和自動化能力。”
![]()
為芯片設計場景精心打造
RigorAI系統由工作流平臺(Workflow),智能體和知識庫平臺(Agent)、和芯片數據平臺(Database)三部分組成。智能體作為新興事物,在安全性、穩定性和可控性方面有很多不足,目前風靡的OpenClaw就暴露出很多隱患,RigorAI系統在設計之初便充分針對芯片企業場景,在數據安全、權限管理和系統穩定性上為用戶考慮。系統支持企業級私有化部署,并構建了完善的安全控制機制,配合企業駕馭AI生產力。
RigorFlow:高效率駕馭智能化工作流
![]()
如果說大模型是芯片設計的“大腦”,那么自動化工作流就是執行任務的“雙手”。RigorAI工作流系統能夠自動調度EDA工具、運行設計流程并生成分析結果,使工程師無需再頻繁修改腳本或手動管理任務。通過自動可視的流程管理,一個工程師能夠同時駕馭的設計流程數量,從過去的兩三個提升到幾十個,顯著提升效率。
RigorAgent:全方面助力設計步驟
Agent平臺不僅打造多種專業智能體,例如PR優化智能體、FP智能體、DRC修復智能體等,企業用戶還可以根據自身需求,自主構建多智能體協作體系,使AI能夠自動處理復雜設計任務。
![]()
平臺還為工程師打造EDA工具專家知識庫,針對芯片設計問題提供無幻覺的專業回答,自動構建持續演進的企業級私有知識庫,大幅減少人工查閱文檔和排查問題的時間。
RigorDB:智能化設計的數據底座
數據既是管理決策也是AI驅動的核心基礎,RigorDB是一個面向芯片設計工作流的智能數據庫系統,它統一管理芯片的層次化數據、版本、工作流中的日志等,給項目管理人員提供自然語言查詢的多種能力,比如自動化提取,多維度分析,可視化圖表展示等,為決策提供靈活的數據支持。
助力國產生態
RigorAI系統深度融入國產半導體生態,不僅服務國內多家芯片設計企業,而且在自身搭建上也與國產生態緊密相連,形成一個開放的平臺,系統既與國產GPU適配提效,又積極支持國產EDA工具的集成調用,成為自主可控的芯片生態的一份子。
關于日觀芯設
日觀芯設成立于 2021年,是一家專注于芯片設計全流程智能化的國產EDA企業,致力于通過AI技術重塑芯片設計生產力。公司匯聚元禾璞華、創維投資等多家產業資本,創始人及核心研發團隊擁有20余年EDA研發經驗,持續推動國產EDA技術的發展。
(本文封面由AI生成)
*免責聲明:本文由作者原創。文章內容系作者個人觀點,半導體行業觀察轉載僅為了傳達一種不同的觀點,不代表半導體行業觀察對該觀點贊同或支持,如果有任何異議,歡迎聯系半導體行業觀察。
今天是《半導體行業觀察》為您分享的第4343內容,歡迎關注。
加星標??第一時間看推送
求推薦
特別聲明:以上內容(如有圖片或視頻亦包括在內)為自媒體平臺“網易號”用戶上傳并發布,本平臺僅提供信息存儲服務。
Notice: The content above (including the pictures and videos if any) is uploaded and posted by a user of NetEase Hao, which is a social media platform and only provides information storage services.